รายละเอียดสินค้า:
|
แบนด์วิดธ์: | 40 เมกะเฮิรตซ์ | ช่วงความถี่: | 400MHz-4.4GHz |
---|---|---|---|
แสงสูง: | 400MHz 4.4GHz SDR ในตัว,USRP 2952 ความแม่นยำสูง,SDR ในตัว 4.4GHz |
แพลตฟอร์มวิทยุที่กำหนดโดยซอฟต์แวร์สากล,USRP-LW 2952, 40MHz
USRP-LW 2952 เป็นแพลตฟอร์มวิทยุที่กำหนดโดยซอฟต์แวร์ (SDR) ประสิทธิภาพสูงและปรับขนาดได้สำหรับการออกแบบและปรับใช้ระบบสื่อสารไร้สายยุคหน้าประกอบด้วย USRP-LW X310 หนึ่งบอร์ด บอร์ดลูก RF SBX-LW 40MHz RF สองบอร์ด และ OCXO หนึ่งชุด
สถาปัตยกรรมฮาร์ดแวร์ USRP-LW 2952 รวมสล็อตบอร์ดลูกแบนด์วิดท์ขยายสองช่องที่มีแบนด์วิดท์สูงถึง 40M จาก MHz ถึง 2.2 GHzและมีอินเทอร์เฟซความเร็วสูงหลายแบบให้เลือก (PCIe, พอร์ต Gigabit/10 Gigabit Ethernet) รวมถึง Kintex-7 FPGA ที่ผู้ใช้ตั้งโปรแกรมได้มากมายนอกจากนี้ USRP-LW 2952 ยังใช้ไดรเวอร์ UHD ข้ามแพลตฟอร์มแบบโอเพนซอร์ส พร้อมด้วยเฟรมเวิร์กการพัฒนาจำนวนมาก สถาปัตยกรรมอ้างอิงที่เข้ากันได้ และโครงการโอเพนซอร์ส
เนื่องจากเป็นแกนประมวลผลดิจิทัลของ USRP-LW 2952 XC7K410T FPGA จึงให้การเชื่อมต่อความเร็วสูงระหว่างส่วนประกอบหลักทั้งหมดรวมถึงส่วนหน้า RF, อินเทอร์เฟซโฮสต์ และหน่วยความจำ DDR3FPGA เริ่มต้นมี UHD ทั้งหมดสำหรับควบคุมการแปลงดาวน์คอนเวอร์ชั่นและการแปลงดิจิทัล การปรับความถี่อย่างละเอียด และบล็อกฟังก์ชัน DSP อื่นๆผู้ใช้สามารถใช้ประโยชน์จากพื้นที่ว่างของ Kintex-7 FPGA ที่มีทรัพยากรมากมาย รวมทั้งเฟรมเวิร์กการพัฒนา RFNoC ที่ได้รับการสนับสนุนจาก USRP เพื่อพัฒนาและใช้งานโมดูลการประมวลผล DSP ของตนเอง
ชุดอุปกรณ์ USRP-LW 2952 ประกอบด้วย: ยูนิตหลัก USRP-LW 2952 หนึ่งยูนิต, สายเคเบิล Gigabit, อะแดปเตอร์ SFP+ Gigabit, อะแดปเตอร์แปลงไฟ, สายเคเบิล USB2.0 JTAG, ตัวเชื่อมต่อ SMA สายเคเบิล RF 4 รูท
USRP-LW 2952 มีอินเทอร์เฟซความเร็วสูงให้เลือกหลากหลายบนแผงควบคุมของอุปกรณ์ พอร์ต Gigabit Ethernet เป็นหนึ่งในวิธีการเชื่อมต่อที่ง่ายที่สุดและใช้บ่อยที่สุดสำหรับแอปพลิเคชันที่มีแบนด์วิดท์ขยายและเวลาแฝงต่ำ เช่น การศึกษา PHY/MAC X310 มีบัสอินเทอร์เฟซ PCIe x4 ที่มีประสิทธิภาพสำหรับการดำเนินการที่กำหนดเมื่อแอปพลิเคชันใช้การบันทึกเครือข่ายหรือการประมวลผลแบบหลายโหนด พอร์ต 10 กิกะบิตจะเป็นตัวเลือกที่ดีที่สุด
USRP-LW 2952 มีคุณสมบัติเพิ่มเติมมากมายที่จะช่วยแอปพลิเคชั่นไร้สายอื่นๆตัวอย่างเช่น ในการออกแบบ FPGA 1GB DDR3 บนเมนบอร์ดสามารถใช้เป็นบัฟเฟอร์ข้อมูลและจัดเก็บข้อมูลได้GPSDO ภายในให้การอ้างอิงความถี่ที่มีความแม่นยำสูงเมื่อซิงโครไนซ์กับระบบ GPS โดยมีความล่าช้าในการซิงโครไนซ์น้อยกว่า 50nsอนุญาตให้ผู้ใช้ควบคุมส่วนประกอบภายนอก เช่น แอมพลิฟายเออร์และสวิตช์ผ่านอินเทอร์เฟซ GPIO รองรับอินพุต เช่น ทริกเกอร์เหตุการณ์ และสังเกตสัญญาณดีบักUSRP-LW 2952 ยังมีอะแดปเตอร์ JTAG ภายในที่ช่วยให้นักพัฒนาสามารถโหลดและดีบักอิมเมจ FPGA ใหม่ได้อย่างง่ายดาย
ผู้ติดต่อ: Mr. Chen
โทร: 18062514745