ชื่อแบรนด์: | Luowave |
เลขรุ่น: | N310 |
MOQ: | 1 ชิ้น |
ราคา: | USD |
ระยะเวลาการจัดส่ง: | สินค้าเฉพาะจุดหรือ 30 วัน |
เงื่อนไขการจ่ายเงิน: | ที/ที |
ซีรี่ย์พอร์ตอีเทอร์เน็ต USRP-LW N310
USRP-LW N310 เป็นวิทยุที่กําหนดด้วยโปรแกรมในเครือข่าย (SDR) ที่ให้ความน่าเชื่อถือและความอดทนต่อความผิดพลาดสําหรับการใช้งานในระบบไร้สายขนาดใหญ่และกระจาย
USRP-LW N310 เป็นหนึ่งในจํานวนช่องทางสูงที่สุดในตลาด SDR ในปัจจุบันมีเครื่องรับสัญญาณ RF AD9371 แบบคู่บนด้านหน้า RF ที่ให้บริการช่องรับสัญญาณ 4 ช่องในแพคเกจ RU ขนาดครึ่งช่องทางแต่ละช่องให้ความกว้างแบนด์วิททันทีสูงสุด 100 MHz และครอบคลุมช่วงความถี่ที่ขยายออกไปจาก 10 MHz ถึง 6 GHzโปรเซสเซอร์เบสเบนด์ใช้ Xilinx Zynq-7100 SoC เพื่อให้ FPGA ที่สามารถเขียนโปรแกรมได้โดยผู้ใช้งานขนาดใหญ่สําหรับการประมวลผลในเวลาจริงและความช้าต่ํา, รวมถึง CPU ARM dual-core สําหรับการดําเนินงานอิสระ รองรับ 1 GbE, 10 GbE และออร่า อินเตอร์เฟซผ่านพอร์ต SPF + สองตัวซึ่งสามารถนําไปใช้กับคอมพิวเตอร์โฮสต์ หรือกระแส IQ ความเร็วสูงสําหรับ FPGA coprocessorsสถาปัตยกรรมการร่วมกันที่ยืดหยุ่นรองรับอ้างอิงนาฬิกา, อ้างอิงเวลา PPS, ทางเข้า LO ภายนอก, และ GPSDO, ทําให้ระบบ MIMO มีจํานวนช่องทางสูงUSRP-LW N310 ทําให้การควบคุมและการจัดการของเครือข่ายวิทยุง่ายโดยนําเข้าความสามารถในการดําเนินงานจากระยะไกล, เช่น การแก้ไขข้อผิดพลาด, อัพเดทซอฟต์แวร์, การเริ่มต้นใหม่, การรีเซ็ตจากโรงงาน, การทดสอบตัวเอง, การแก้ไขข้อผิดพลาดของคอมพิวเตอร์เจ้าภาพ / ARM และการติดตามสุขภาพของระบบ
ประกอบด้วย:
ลักษณะหลัก:
• การใช้งานที่น่าเชื่อถือและทนความผิดพลาด |
• AD9371 ความถี่มาตรฐานนาฬิกาที่สามารถตั้งค่าได้: 122.88MHz 125MHz 153.6MHz |
• ความสามารถในการจัดการทางไกล | |
• การครอบคลุมความถี่จาก 10MHz ถึง 6GHz | • ADC 16 บิต, DAC 14 บิต |
• ความกว้างแบนด์ไวท์ทันทีสูงสุด 100M ต่อช่องทาง | • สายพาน SPF+ สองสาย (Gigabit Ethernet, 10 Gigabit Ethernet, Aurora) |
• สนับสนุน 4 ส่งใบเสร็จ 4 ใบพร้อมกัน | • CPU ARM Cortex-A9 แบบสองแกน 800 MHz |
• ธนาคารกรองเครื่องรับสัญญาณ | • Xilinx Zynq-7100 SoC FPGA ที่ติดตั้ง |
• รองรับ RX LO, TX LO ทางเข้าภายนอก | • รองรับการอ้างอิงนาฬิกาภายนอกและอ้างอิงเวลา PPS |
• RFNoC กําหนดการพัฒนา FPGA | • รองรับการดําเนินงานที่อยู่ลําพัง (ที่ฝัง) หรือที่ใช้งานในระบบโฮสต์ (เครือข่าย) |
• 1 สายพาน USB แบบ A | • UHD311.0 หรือหลัง |
• ลินูคส์ที่สร้างขึ้นตามความต้องการ | • 1 พอร์ตไมโคร USB (คอนโซลลําดับ JTAG) |
• การสนับสนุน GNU Radio |
โปรเซสเซอร์เบสเบนด์:
โปรเซสเซอร์เบสเบนด์ USRP-LW N310 ใช้ SOC zynq-7100 ของ Xilinxซึ่งให้บริการชุดที่รวยของ FPGA ที่สามารถเขียนโปรแกรมได้ สําหรับการประมวลผลที่ต้องการในเวลาจริงและความยืดหยุ่นต่ํา รวมถึงการทํางานแบบอิสระของ CPU ARM แบบสองแกน. ผู้ใช้สามารถจัดจําหน่ายแอพลิเคชั่นบนระบบปฏิบัติการ Linux ที่ติดตั้งล่วงหน้า หรือใช้อินเตอร์เฟซความเร็วสูง เช่น Gigabit Ethernet Host, 10 Gigabit Ethernet
ซินครอน:
USRP-LW N310 มีสถาปัตยกรรมการออกแบบนาฬิกาอ้างอิงที่ยืดหยุ่นที่รองรับ PPS ภายนอก, การอ้างอิงเวลาอ้างอิงนาฬิกา, ทางเข้า LO ภายนอก, และ gpsdoซึ่งอํานวยความสะดวกให้กับการนับช่องทางสูง MIMO การนําระบบ.
ข้อมูลทางเทคนิค USRP-LW N310
ประเภทปารามิเตอร์ |
ค่าตัวเลข |
หน่วย |
ประเภทปารามิเตอร์ |
ค่าตัวเลข |
หน่วย |
การรับ |
การเปิดตัว |
||||
จํานวนช่องทาง |
4 |
- |
จํานวนช่องทาง |
4 |
- |
การปรับเสียงอิสระ |
2 |
- |
การปรับเสียงอิสระ |
2 |
- |
L0 คู่แบ่งปัน |
2 |
- |
L0 คู่แบ่งปัน |
2 |
- |
ระยะการเพิ่ม |
-40 ~ 30 |
dB |
ระยะการเพิ่มกําลังคือ 10MHz ถึง 300MHz |
-30 ~ 25 |
dB |
|
|
|
|||
การเพิ่มความเร็ว |
1 |
dB |
300MHz ~ 6GHz |
-30 ~ 20 |
dB |
พลังการเข้าสูงสุด |
- 15 |
dBm |
การเพิ่มความเร็ว |
1 |
dB |
ธนาคารกรอง |
10 ~ 430 |
MHz |
ธนาคารกรอง |
10 ~ 300 |
MHz |
430 ~ 600 |
300 ~ 723.17 |
||||
600 ~ 1050 |
723.17 ~ 1623.17 |
||||
1050 ~ 1600 |
1623.17 ~ 332317 |
||||
1600 ~ 2100 |
3323.17 ~ 6000 |
||||
2100 ~ 2700 |
|
||||
2700 ~ 6000 |
|
||||
ระยะความถี่ของออสซิลเลเตอร์ท้องถิ่นภายนอกสามารถ input |
0.6 ~ 8 |
กิโลกรัม |
ระยะความถี่ของออสซิลเลเตอร์ท้องถิ่นภายนอกสามารถ input |
0.6 ~ 8 |
กิโลกรัม |
เวลาเปลี่ยน TX/RX |
140 |
μs |
เวลาเปลี่ยน TX/RX |
140 |
μs |
การแปลงและการทํางานของนาฬิกา |
พลังงาน |
||||
อัตราตัวอย่าง |
122.88,125,153.6 |
สังกัด |
ความดันเข้าแบบ DC |
12,7 |
V,A |
ความละเอียดของ ADC |
16 |
บิต |
การบริโภคพลังงาน |
50-80 |
W |
ความละเอียดของ DAC |
14 |
บิต |
คุณสมบัติทางกายภาพ |
||
ขั้นความถี่ขั้นต่ํา 122.88MS/s |
7.32 |
Hz |
ขนาด |
425×220×45 |
mm |
125MS/s |
7.45 |
Hz |
|||
153.6MS/s |
9.15 |
Hz |
|||
ความมั่นคงความถี่ GPSDO ไม่ล็อค |
0.1 |
ppm |
น้ําหนัก |
3.8 |
กก |
GPSDO PPS เทียบกับความแม่นยํา UTC |
< 8 |
ns |
ความต้องการสภาพแวดล้อมการทํางาน |
||
ความมั่นคงของความช้า GPSDO |
<+/-50 |
μs |
ระยะการทํางานคง |
0 ~ 50 |
°C |
3 |
ชั่วโมง |
||||
25 |
°C |
ระยะอุณหภูมิในการเก็บรักษา |
-40 ~ 70 |
°C |
ชื่อแบรนด์: | Luowave |
เลขรุ่น: | N310 |
MOQ: | 1 ชิ้น |
ราคา: | USD |
รายละเอียดการบรรจุ: | กล่องกระดาษ\กล่องกระดาษ |
เงื่อนไขการจ่ายเงิน: | ที/ที |
ซีรี่ย์พอร์ตอีเทอร์เน็ต USRP-LW N310
USRP-LW N310 เป็นวิทยุที่กําหนดด้วยโปรแกรมในเครือข่าย (SDR) ที่ให้ความน่าเชื่อถือและความอดทนต่อความผิดพลาดสําหรับการใช้งานในระบบไร้สายขนาดใหญ่และกระจาย
USRP-LW N310 เป็นหนึ่งในจํานวนช่องทางสูงที่สุดในตลาด SDR ในปัจจุบันมีเครื่องรับสัญญาณ RF AD9371 แบบคู่บนด้านหน้า RF ที่ให้บริการช่องรับสัญญาณ 4 ช่องในแพคเกจ RU ขนาดครึ่งช่องทางแต่ละช่องให้ความกว้างแบนด์วิททันทีสูงสุด 100 MHz และครอบคลุมช่วงความถี่ที่ขยายออกไปจาก 10 MHz ถึง 6 GHzโปรเซสเซอร์เบสเบนด์ใช้ Xilinx Zynq-7100 SoC เพื่อให้ FPGA ที่สามารถเขียนโปรแกรมได้โดยผู้ใช้งานขนาดใหญ่สําหรับการประมวลผลในเวลาจริงและความช้าต่ํา, รวมถึง CPU ARM dual-core สําหรับการดําเนินงานอิสระ รองรับ 1 GbE, 10 GbE และออร่า อินเตอร์เฟซผ่านพอร์ต SPF + สองตัวซึ่งสามารถนําไปใช้กับคอมพิวเตอร์โฮสต์ หรือกระแส IQ ความเร็วสูงสําหรับ FPGA coprocessorsสถาปัตยกรรมการร่วมกันที่ยืดหยุ่นรองรับอ้างอิงนาฬิกา, อ้างอิงเวลา PPS, ทางเข้า LO ภายนอก, และ GPSDO, ทําให้ระบบ MIMO มีจํานวนช่องทางสูงUSRP-LW N310 ทําให้การควบคุมและการจัดการของเครือข่ายวิทยุง่ายโดยนําเข้าความสามารถในการดําเนินงานจากระยะไกล, เช่น การแก้ไขข้อผิดพลาด, อัพเดทซอฟต์แวร์, การเริ่มต้นใหม่, การรีเซ็ตจากโรงงาน, การทดสอบตัวเอง, การแก้ไขข้อผิดพลาดของคอมพิวเตอร์เจ้าภาพ / ARM และการติดตามสุขภาพของระบบ
ประกอบด้วย:
ลักษณะหลัก:
• การใช้งานที่น่าเชื่อถือและทนความผิดพลาด |
• AD9371 ความถี่มาตรฐานนาฬิกาที่สามารถตั้งค่าได้: 122.88MHz 125MHz 153.6MHz |
• ความสามารถในการจัดการทางไกล | |
• การครอบคลุมความถี่จาก 10MHz ถึง 6GHz | • ADC 16 บิต, DAC 14 บิต |
• ความกว้างแบนด์ไวท์ทันทีสูงสุด 100M ต่อช่องทาง | • สายพาน SPF+ สองสาย (Gigabit Ethernet, 10 Gigabit Ethernet, Aurora) |
• สนับสนุน 4 ส่งใบเสร็จ 4 ใบพร้อมกัน | • CPU ARM Cortex-A9 แบบสองแกน 800 MHz |
• ธนาคารกรองเครื่องรับสัญญาณ | • Xilinx Zynq-7100 SoC FPGA ที่ติดตั้ง |
• รองรับ RX LO, TX LO ทางเข้าภายนอก | • รองรับการอ้างอิงนาฬิกาภายนอกและอ้างอิงเวลา PPS |
• RFNoC กําหนดการพัฒนา FPGA | • รองรับการดําเนินงานที่อยู่ลําพัง (ที่ฝัง) หรือที่ใช้งานในระบบโฮสต์ (เครือข่าย) |
• 1 สายพาน USB แบบ A | • UHD311.0 หรือหลัง |
• ลินูคส์ที่สร้างขึ้นตามความต้องการ | • 1 พอร์ตไมโคร USB (คอนโซลลําดับ JTAG) |
• การสนับสนุน GNU Radio |
โปรเซสเซอร์เบสเบนด์:
โปรเซสเซอร์เบสเบนด์ USRP-LW N310 ใช้ SOC zynq-7100 ของ Xilinxซึ่งให้บริการชุดที่รวยของ FPGA ที่สามารถเขียนโปรแกรมได้ สําหรับการประมวลผลที่ต้องการในเวลาจริงและความยืดหยุ่นต่ํา รวมถึงการทํางานแบบอิสระของ CPU ARM แบบสองแกน. ผู้ใช้สามารถจัดจําหน่ายแอพลิเคชั่นบนระบบปฏิบัติการ Linux ที่ติดตั้งล่วงหน้า หรือใช้อินเตอร์เฟซความเร็วสูง เช่น Gigabit Ethernet Host, 10 Gigabit Ethernet
ซินครอน:
USRP-LW N310 มีสถาปัตยกรรมการออกแบบนาฬิกาอ้างอิงที่ยืดหยุ่นที่รองรับ PPS ภายนอก, การอ้างอิงเวลาอ้างอิงนาฬิกา, ทางเข้า LO ภายนอก, และ gpsdoซึ่งอํานวยความสะดวกให้กับการนับช่องทางสูง MIMO การนําระบบ.
ข้อมูลทางเทคนิค USRP-LW N310
ประเภทปารามิเตอร์ |
ค่าตัวเลข |
หน่วย |
ประเภทปารามิเตอร์ |
ค่าตัวเลข |
หน่วย |
การรับ |
การเปิดตัว |
||||
จํานวนช่องทาง |
4 |
- |
จํานวนช่องทาง |
4 |
- |
การปรับเสียงอิสระ |
2 |
- |
การปรับเสียงอิสระ |
2 |
- |
L0 คู่แบ่งปัน |
2 |
- |
L0 คู่แบ่งปัน |
2 |
- |
ระยะการเพิ่ม |
-40 ~ 30 |
dB |
ระยะการเพิ่มกําลังคือ 10MHz ถึง 300MHz |
-30 ~ 25 |
dB |
|
|
|
|||
การเพิ่มความเร็ว |
1 |
dB |
300MHz ~ 6GHz |
-30 ~ 20 |
dB |
พลังการเข้าสูงสุด |
- 15 |
dBm |
การเพิ่มความเร็ว |
1 |
dB |
ธนาคารกรอง |
10 ~ 430 |
MHz |
ธนาคารกรอง |
10 ~ 300 |
MHz |
430 ~ 600 |
300 ~ 723.17 |
||||
600 ~ 1050 |
723.17 ~ 1623.17 |
||||
1050 ~ 1600 |
1623.17 ~ 332317 |
||||
1600 ~ 2100 |
3323.17 ~ 6000 |
||||
2100 ~ 2700 |
|
||||
2700 ~ 6000 |
|
||||
ระยะความถี่ของออสซิลเลเตอร์ท้องถิ่นภายนอกสามารถ input |
0.6 ~ 8 |
กิโลกรัม |
ระยะความถี่ของออสซิลเลเตอร์ท้องถิ่นภายนอกสามารถ input |
0.6 ~ 8 |
กิโลกรัม |
เวลาเปลี่ยน TX/RX |
140 |
μs |
เวลาเปลี่ยน TX/RX |
140 |
μs |
การแปลงและการทํางานของนาฬิกา |
พลังงาน |
||||
อัตราตัวอย่าง |
122.88,125,153.6 |
สังกัด |
ความดันเข้าแบบ DC |
12,7 |
V,A |
ความละเอียดของ ADC |
16 |
บิต |
การบริโภคพลังงาน |
50-80 |
W |
ความละเอียดของ DAC |
14 |
บิต |
คุณสมบัติทางกายภาพ |
||
ขั้นความถี่ขั้นต่ํา 122.88MS/s |
7.32 |
Hz |
ขนาด |
425×220×45 |
mm |
125MS/s |
7.45 |
Hz |
|||
153.6MS/s |
9.15 |
Hz |
|||
ความมั่นคงความถี่ GPSDO ไม่ล็อค |
0.1 |
ppm |
น้ําหนัก |
3.8 |
กก |
GPSDO PPS เทียบกับความแม่นยํา UTC |
< 8 |
ns |
ความต้องการสภาพแวดล้อมการทํางาน |
||
ความมั่นคงของความช้า GPSDO |
<+/-50 |
μs |
ระยะการทํางานคง |
0 ~ 50 |
°C |
3 |
ชั่วโมง |
||||
25 |
°C |
ระยะอุณหภูมิในการเก็บรักษา |
-40 ~ 70 |
°C |